EEPW首頁(yè) >>
主題列表 >>
protium
protium 文章 進(jìn)入protium技術(shù)社區
大幅縮減設計進(jìn)程 Cadence新設備為硬件仿真驗證提速
- 當前隨著(zhù)國內IC設計產(chǎn)業(yè)越來(lái)越受關(guān)注,短時(shí)間內涌現出海量的IC設計初創(chuàng )企業(yè),對這些初創(chuàng )或者正在快速成長(cháng)的IC設計企業(yè)來(lái)說(shuō),如何盡可能縮短設計進(jìn)程,加速設計上市時(shí)間是一個(gè)不可回避的關(guān)鍵點(diǎn)。作為當下幾乎已經(jīng)占據IC設計近60%工作量的仿真與驗證環(huán)節,如果能夠借助先進(jìn)的工具大幅縮短這個(gè)過(guò)程所需的時(shí)間,那么將為諸多IC設計企業(yè)的產(chǎn)品成功增添重要的砝碼。 為了更好地提升IC設計客戶(hù)的仿真與驗證效率,三大EDA公司不斷更新各自的仿真驗證工具,希望盡可能將該環(huán)節的時(shí)間大幅壓縮,其中Cadence選擇推出下一代
- 關(guān)鍵字: Cadence Palladium Z2 Protium X2 仿真驗證
Cadence推出用于早期軟件開(kāi)發(fā)的FPGA原型驗證平臺Protium S1
- 楷登電子(美國?Cadence?公司)今日發(fā)布全新基于FPGA的Protium??S1原型驗證平臺。借由創(chuàng )新的實(shí)現算法,平臺可顯著(zhù)提高工程生產(chǎn)效率。Protium?S1與Cadence??Palladium??Z1企業(yè)級仿真平臺前端一致,初始設計啟動(dòng)速度較傳統FPGA原型平臺提升80%。Protium?S1采用Xilinx??Virtex??UltraScale??FPGA技術(shù),設計容量比上一代平臺提升
- 關(guān)鍵字: Cadence Protium S1
共3條 1/1 1 |
protium介紹
您好,目前還沒(méi)有人創(chuàng )建詞條protium!
歡迎您創(chuàng )建該詞條,闡述對protium的理解,并與今后在此搜索protium的朋友們分享。 創(chuàng )建詞條
歡迎您創(chuàng )建該詞條,闡述對protium的理解,并與今后在此搜索protium的朋友們分享。 創(chuàng )建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
